新闻动态
DYNAMIC
全世界第一大处理芯片全自动化设计解决方法服务提供商及全世界第一大处理芯片控制模块IP经销商、网络信息安全和手机软件品质的全世界管理者Synopsys(NASDAQ:SNPS)前不久宣布,Synopsys设计平台获得TSMC最近工艺资格证书,符合TSMC最新版本设计方案标准指南(DRM)要求的7-nmFinFETPlus技术设备工艺技术的涉及到标准。现阶段,根据Synopsys设计平台顺利完成的数款检测处理芯片已成功流片,多名顾客也已经根据该服务平台展开设计产品产品研发。
Synopsys设计平台在获得TSMC的该项资格证书后,将能够更加广泛地作为根据此工艺技术的ic设计,还包含高性能、密度高的推算出来和功耗移动智能终端于。该资格证书意味著TSMC极紫外线刻(EUV)工艺得到 显著转型。
和非EUV工艺连接点相比,前面一种的芯片总面积持续上升,但仍保持非凡的性能。以DesignCompilerGraphical综合性专用工具和ICCompilerII合理布局走线专用工具为关键Synopsys设计平台性能显著加强,可灵活运用TSMC的7-nmFinFETPlus工艺搭建高性能设计方案。
DesignCompilerGraphical能够根据全自动放进过孔支撑(via-pillar)构造,提高性能及其防止数据信号电入迁(EM)违反规定,而且可将信息内容传输给ICCompilerII展开更进一步提升。它还不容易在逻辑性综合性时全自动运用于非环境变量标准(NDR),并感观缠线层以可靠性设计、提高性能。
这种提升(还包含ICCompilerII系统总线走线),将不容易在全部合理布局走线步骤中以后展开,以合乎髙速互联网苛刻的推迟给出回绝。PrimeTime时钟频率分析工具全方位抵制技术设备的波型散播(AWP)技术性和参数化设计上面误差(POCV)技术性,并早就展开充份提升,可解决困难更为高性能和更为低压情景中波型杂讯和非伽马分布误差造成 的危害。
除此之外,PrimeTime感观物理信息的Sign-off扩展了对面孔支撑的抵制。Synopsys提高了设计平台作用,能够继续执行物理学搭建、寄主主要参数提纯、物理学检测和时钟频率剖析,以抵制TSMC的WoW技术性。在其中根据ICCompilerII的物理学搭建步骤,全方位抵制圆晶添充设计方案,还包含最开始的裸晶合理布局整体规划准备到凸块(bumps)合理布局分派,及其继续执行处理芯片走线。
物理学检测由Synopsys的ICValidator专用工具继续执行DRC/LVS查验,由StarRC专用工具继续执行寄主主要参数提纯。TSMC设计方案系统架构营销推广业务部杰出科长SukLee答复:“与Synopsys的不断协作及其TSMC7-nmFinFETPlus工艺技术的初期顾客协作,使我们可以获得多元化的服务平台解决方法,帮助大家的协同顾客变慢地将开拓性新品走向市场。Synopsys设计平台成功根据资格证书,使我们协同顾客的方案设计初次搭建了根据EUV工艺技术的大批量生产。
”Synopsys设计方案工作群营销推广和业务流程产品研发高级副总裁MichaelJackson讲到:“我们与TSMC就7-nmFinFETPlus批量生产工艺展开协作,使顾客企业能够舒心地刚开始应用高宽比多元化的Synopsys设计平台,设计方案日渐丰厚的SoC和多裸晶添充处理芯片。TSMC7-nmFinFETPlus工艺资格证书,使我们的顾客能够享受到技术设备的EUV工艺所带来的输出功率和性能上的明显增强,及其总面积更多方面的节约,另外缓解了其多元化商品的上市时间。
本文来源:亚博yabo888网页登录-www.cdkerun.cn